下面列出了模拟电路设计的九个阶段,你可以看看自己是那个阶段的水平。
一段
你刚开始进入这行,对PMOS/NMOS/BJT什么的只不过有个大概的了解,各种器件的特性你也不太清楚,具体设计成什么样的电路你也没什么主意,你的电路图主要看国内杂志上的文章,教科书上现成的电路,你总觉得他们说得都有道理。你做的电路主要是小规模的模块,做点差分运放,带隙基准的仿真什么的你就计算着发文章,生怕到时候论文凑不够。总的,基本上看见运放还是发怵。你觉得spice是一个非常难以使用而且古怪的东西。
二段
你开始知道什么叫电路设计,天天捧着本教科书在草稿纸上狂算一气。你也经常开始提起技术参数,Vdsat、lamda、early voltage、GWB、ft之类的。总觉得有时候电路和手算得差不多,有时候又觉得差别挺大。你也开始关心电压,温度和工艺的变化。例如低电压、低功耗系统什么的。是超高速高精度的什么东东,时不时也来上两句。你设计电路时开始计划着要去tape out,虽然tape out看起来还是挺遥远的。阶段中,你觉得spice很强大,但经常会AC仿真结果不对而大伤脑筋。
三段
你已经和PVT斗争了一段时间了,但总的基本上还是没有几次成功的设计经验。你觉得要设计出真正能用的电路真的很难,你急着想建立自己的信心,可你不知道该怎么办。你开始阅读JSSC博士论文什么的,可你觉得他们说的是一回事,真正的芯片又不是那么回事。你觉得Vdsat什么的指标实在不够精确,仿真器的缺省设置也不够满足你的要求,于是你试着仿真器参数,试着换一换仿真器,但是可给出的结果仍然是有时准有时不准。你上论坛,希望得到高手的指导。可他们也是语焉不详,说得东西有时对有时不对。阶段中,你觉得spice虽然很好,但是帮助手册写的太不清楚了。
四段
你有过比较重大的流片失败经历了。你知道要做好一个电路,精益求精,战战兢兢的仔细检查每一个细节。你发现在设计过程中有不曾设想过的问题,想要做好电路完整的把握每一个。于是你开始系统地重新学习在大学毕业时已经卖掉的课本。你把能能找到的相关资料都仔细的看了一边,希望能从中找到更有启发性的想法。你已经清楚地知道了你达到的电路指标和性能,你也知道了电路设计本质上是做合理的折中。可你搞不清“合理” 是怎么确定的,不同指标的折中如何选择才好。你觉得要设计出一个适当的正常工作的电路真的太难了,你不相信在世界上有人可以做到他们宣称的那么好,聪明如你都觉得面对如此纷杂的选择束手无策,他们怎么做得到?阶段中,你觉得spice功能还是太有限了,而且经常对着"time step too small"的出错信息发呆,偶尔下你还会创造出巨大的仿真文件让人和电脑崩溃。
五段
你觉得竞争对手的东西不过如此而已。你开始有一套比较熟悉的设计方法。但是你不知道如何更加优化你手头的工具。你已经使用过别人编好的脚本语言,但经常碰到问题的时候不能想起来用awkperl搞定。你开始大量的占用服务器的仿真时间,你相信大量的仿真,你可以清楚地把你设计的模块到合适的样子。有时候你觉得做电路设计简直是太无聊了,实在不行的话,你在考虑是不是该放弃了。阶段中,你觉得spice好是好,但是比起 fast spice系列的仿真器来,还是差远了;你开始不相信AC仿真,取而代之的是大量的transient仿真。
六段