MOS微电子技术简介
电子元件,电子元器件深圳市创唯电子有限公司
您现在的位置: 首页 > 电子技术
MOS微电子技术简介  2012/3/1
MOS场效应晶体管是金属-氧化物-半导体场效应晶体管的简称,它通过改变外加电压产生的电场强度来控制其导电能力。MOS场效应晶体管不仅具有双极型三极管体积小、重量轻、耗电少、寿命长等优点,而且还具有输入阻抗高、热稳定性好、抗辐射能力强、噪声低、制造工艺简单、便于集成等特点。因而,在大规模及超大规模集成电路中得到了广泛的应用。与双极型三极管不同,MOS晶体管是电压控制元件,参与导电的只有一种载流子,因此称其为

MOS场效应晶体管是金属-氧化物-半导体场效应晶体管的简称,它通过改变外加电压产生的电场强度来控制其导电能力。MOS场效应晶体管不仅具有双极型三极管体积小、重量轻、耗电少、寿命长等优点,而且还具有输入阻抗高、热稳定性好、抗辐射能力强、噪声低、制造工艺简单、便于集成等特点。因而,在大规模及超大规模集成电路中得到了广泛的应用。

与双极型三极管不同,MOS晶体管是电压控制元件,参与导电的只有一种载流子,因此称其为单极型器件。MOS晶体管可以分为增强型晶体管与耗尽型晶体管两种。根据沟道掺杂不同,又可分为N沟道增强型晶体管、P沟道增强型晶体管、N沟道耗尽型晶体管和P沟道耗尽型晶体管四种。图1展示了N沟道增强型和耗尽型两种晶体管的结构示意图。

图1 N沟道增强型和耗尽型晶体管结构示意图

图1中显示的G、D、S分别叫做MOS晶体管的栅极、漏极和源极。从图中可以看出,增强型晶体管与耗尽型晶体管的区别在于,耗尽型晶体管存在原始导电沟道,而增强型晶体管没有原始导电沟道。

对于增强型晶体管,当UGS=0时,漏源之间相当于两个背靠背的pn结,无论DDS的值大小如何都不会在D、S间形成电流iD,即iD=0;当UGS较小时,虽然在P型衬底表面形成一层耗尽层,但负离子不能导电;当UGS=T时,在P型衬底表面形成一层电子层,形成N型导电沟道,在UDs的作用下形成。,晶体管开始导通;当UGs>UT时,沟道加厚,沟道电阻减少,在相同UDs的作用下,ID将进一步增加。对于耗尽型晶体管,当UGS=0时,UDS加正向电压,产生漏极电流ID,此时的漏极电流称为漏极饱和电流,用UDSS表示;当(UCS)0时,将使iD进一步增加;当已UGS<0时,随着UGS的减小漏极电流逐渐减小,直至iD=0,对应iD=0的(UGs称为夹断电压,用符号Up表示。由以上的分析可以看出,MOS场效应晶体管利用栅源电压的大小,来改变半导体表面感生电荷的多少,从而控制漏极电流的大小。

将P沟道MOS晶体管与N沟道MOS晶体管同时运用到一个集成电路中就构成了CMOS集成电路。CMOS集成电路具有静态功耗低、电源电压范围宽、输出电压幅度宽、速度快、密度高等优点,已成为目前微电子工业的主流技术。

CMOS集成电路用P沟道MOS管作为负载器件,N沟道MOS管作为驱动器件,因此在同个衬底上同时制作P沟道MOS晶体管和N沟道MOS晶体管。在制作中,必须将一种MOS晶体管制作在衬底上,而将另一种MOS晶体管制作在比衬底浓度高的阱中。CMOS集成电路工艺根据阱的导电类型可以分为P阱工艺、N阱工艺和双阱工艺。本节具体介绍目前较为流行的双阱工艺的流程。图2是双阱工艺CMOS器件的结构示意图。

图2 双阱工艺CMOS器件的结构示意图

与《MOS微电子技术简介》相关列表
电话:400-900-3095
QQ:800152669
库存查询
Copyright(C) 2011-2021 Szcwdz.com 创唯电子 版权所有 备案号:粤ICP备11103613号
专注电子元件代理销售  QQ:800152669  电子邮件:sales@szcwdz.com  电话:400-900-3095