TreckTCP/IP协议栈与XilinxVirtex-4FXPowerPC核吞吐率比竞争FPGA高出6倍赛灵思公司与TreckIncorporated公司今天宣布全面推出采用获奖的TreckTCP/IP协议栈的Xilinx®千兆位系统参考设计(GSRD)。利用领先的赛灵思Virtex™-4与Virtex-IIPro平台FPGA中的嵌入式业界标准PowerPC™处理器,Treck协议软件与赛灵思平台FPGA技术的强大组合提供了超过910Mbits的TCP发送性能和超过400Mbits的TCP接收性能,比任何竞争的FPGA产品都要
Treck
TCP/
IP 协议栈与 Xilinx Virtex-4 FX PowerPC 核
吞吐率比竞争 FPGA高出6倍
赛灵思公司与 Treck Incorporated 公司今天宣布全面推出采用获奖的 Treck TCP/IP 协议栈的 Xilinx&
reg; 千兆位系统参考设计 (GSRD) 。利用领先的赛灵思 Virtex™-4 与 Virtex-II Pro 平台 FPGA 中的嵌入式业界标准 PowerPC™ 处理器,Treck 协议软件与赛灵思平台 FPGA 技术的强大组合提供了超过 9
10 Mbits 的 TCP 发送性能和超过 400 Mbits 的 TCP 接收性能,比任何竞争的 FPGA 产品都要快六倍以上。
“在几乎每个应用都在朝着符合千兆位以太网要求迈进的无可争辩的趋势下,采用了 Treck 技术的GSRD 解决方案提供了一种易于上手的解决方案,” Embedded Market Forecasters的首席分析师 Jerry Krasner 博士说。“赛灵思及其合作伙伴不断取得突破,现在用户能够立即获得一种高性能的现成的 FPGA 解决方案这一事实就极其有力地证明了这一点。”
完整的经客户验证的解决方案
赛灵思 GSRD 是一种采用赛灵思 Virtex-4 FX 或 Virtex-II Pro FPGA 构成的高性能千兆位以太网系统设计,可同时支持千兆位与 10/
100 以太网。它去除了需要大量占用处理器的软件复制与校验和计算,从而为 Treck 公司的 TCP/IP 栈和用户自行开发的数据接口之间提供了一种高性能的桥接。赛灵思网站现提供对这一经过验证的 GSRD 解决方案的下载,通过该网站预先进行注册的已达 500 多个,已利用这一方案正式开始进行客户设计的也有数个。
“我们的嵌入式 TCP/IP 协议软件对赛灵思 GSRD 是一个强有力的补充,因为它真正实现了零复制设计和对 TCP 校验和计算的硬件支持,”Treck Incorporated 公司首席执行官 Paul Martin 说。“包复制和校验与计算是在处理网络流量时占用处理器最多的两个任务,而我们避免了这些问题,从而使它成为 GSRD 平台上最快的协议栈。”
千兆位系统参考设计
GSRD 硬件设计的四个主要特性包括嵌入式 PowerPC 405 处理器、多端口存储器控制器、通信直接存储器访问控制器和 10/100/1000 EMAC 外设。系统的核心是 PowerPC 405 处理器,它负责终止 Treck 基于 IP 的互联网协议及处理协议包的头而不触及有效载荷。
多端口存储器控制器负责在 PowerPC 处理器局部总线接口与两个数据端口之间分配存储器带宽。这允许处理器与存储器进行直接的点对点连接。每个数据端口均连接到通信直接存储器访问控制器,从而可为 10/100/1000 EMAC 外设提供对存储器的高带宽访问。
10/100/1000 EMAC 外设包括一个 LocalLink 接口,该接口可提供针对流式通信应用优化的点对点连接。10/100/1000 EMAC 外设可配置为使用 Virtex-4 嵌入式三模式 EMAC 块或赛灵思软核 LogiCORE™ 三模式 EMAC。两个三模式 EMAC 均已通过
UNH 以太网认证。